针对基于RISC-V处理器核的SoC芯片设计结果开展数字前端设计流程学习,包含仿真、侦错、逻辑综合、形式验证、静态时序分析、跨时钟域分析、功耗分析与优化,输出工艺相关的网表文件。每部分教学内容都有配套的实验、脚本和教程。
讲授RISC-V指令架构、两级流水处理器微架构设计与验证、总线协议、典型外设IP设计与验证、SoC集成与验证、外设驱动程序设计、RTOS移植与应用程序开发等,课程每个学习环节配套相应的实验内容。