FPGA云平台软硬件详情
| 产品 | 技术参数 |
硬件 FPGA服务器1 | 1. 1套FPGA服务器,包含4*Xilinx Virtex UltraScale+XCVU19P卡: 35760K系统逻辑单元 303.6Mb内存资源 192路高速serdes收发器 15360 DSP Slices硬核单元 尺寸≤ 440x470x150(mm) 2. 时钟资源: 32路可编程差分时钟输入 4路27MHZ时钟、50MHZ时钟、100MHZ时钟可灵活更换 独有的的10路通信时钟200MHZ 差分时钟预留 48路MGT时钟从各预留接口引入 支持2路可编程差分时钟输出 支持8路可编程差分时钟输入 可灵活接入时钟线缆并同步于多台设备 3. 接口资源: 256个IO与64个GTY支持PCIEx8扩展 256个IO与64个GTY支持10G/40G光口扩展 DDR4 SO-DIMM X4可灵活更换客户自选型号 共4608个可编程电平IO,可供用户扩展使用 176个GTY均匀分布在32个连接器上 4X4个拨码开关 (自定义使用) 2X4个按键 (自定义使用) 8X4个GPIO排针 (自定义使用) 4X4个LED (自定义使用) 4. 其他资源: 支持16节点主控底板 支持16节点服务器机箱 支持国际通用扩展接口FMC+(非转接) 支持远程通过以太网和USB实现对FPGA原型系统的远程控制 支持原生JTAG配置模式 支持在线固件升级 支持多颗FPGA互联和固件分割 |
硬件 FPGA服务器2 | 1. 1套FPGA服务器,包含8*Xilinx Virtex UltraScale XCVU440卡: 不低于2.4亿ASIC门的设计和验证容量 不少于44324K系统逻辑单元 708.8Mb内存资源 384路高速serdes收发器 23040 DSP Slices硬核单元 尺寸≤440x470x150(mm) 2. 时钟资源: 64路可编程差分时钟输入 8路27MHZ时钟、50MHZ时钟、100MHZ时钟可灵活更换 独有的8路通信时钟200MHZ 差分时钟预留 96路MGT时钟从各预留接口引入 支持2路可编程差分时钟输出 支持8路可编程差分时钟输入 可灵活接入时钟线缆并同步于多台设备 3. 接口资源: 512个IO与128个GTH支持PCIEx8扩展 512个IO与128个GTH支持10G/40G光口扩展 DDR4 SO-DIMM X8可灵活更换客户自选型号 共9152个可编程电平IO,可供用户扩展使用 352个GTH均匀分布在80个连接器上 4X8个拨码开关 (自定义使用) 3X8个按键 (自定义使用) 7X8个GPIO排针 (自定义使用) 6X8个LED (自定义使用) 4. 其他资源: 支持16节点主控底板 支持16节点服务器机箱 支持国际通用扩展接口FMC+(非转接) 支持远程通过以太网和USB实现对FPGA原型系统的远程控制 支持原生JTAG配置模式 支持在线固件升级 支持多颗FPGA互联和固件分割 |
硬件 X86服务器 | 8台X86服务器: 3台:256GB内存+1T SSD + 12T RAID5 机械硬盘阵列 5台:32GB内存+1T SSD + 12T RAID5 机械硬盘阵列 |
配套软件 | 1. 软件检测功能 自动巡检; 支持依据组网拓扑变化,快速完成组网自检(≤1 小时); 支持满足条件性能要求的全端口压力测试; 支持连接器可锁设计辅以成熟的硬件自诊断与实时监测系统; 支持设备工作状态检测。 2. 软件调试功能 支持跨FPGA调试,可观测FPGA内部信号; 支持多核调试,核数2个及以上,采样频率>100MHz; 支持逻辑触发和 FSM 脚本触发; 支持自有总线对寄存器批量读写; 支持深度调试,追踪隐藏bug,减少繁琐耗时的P&R; 支持电压可配1.2V,1.35V, 1.5V 或 1.8V; 支持设备调试状态LED灯显示。 3. 软件配置模式 支持远程通过以太网和 USB 轻松地实现对 FPGA 原型系统的远程控制; 支持原生的JTAG 配置模式,便于用户进行在线调试; 支持Micro SD 配置模式,便于用户离线配置环境; 支持在线固件升级,可随时同步最新系统状态。 4. 软件管理功能 支持仪表盘,清晰统一界面; 支持原型验证系统云端管理及运行控制,全程操作可追溯; 支持远程开关机、远程系统监控等管理功能; 支持开放管理协议,专为大型数据中心管理而优化,提升用户管理效率。 |
配件 | 支持GPIO、DRAM、Level shift、JTAG调试器配件。 |